| OldComp.cz https://oldcomp.cz/ |
|
| Udělátko na místě čipu ULA https://oldcomp.cz/viewtopic.php?f=41&t=2519 |
Stránka 2 z 2 |
| Autor: | zz_indigo [ 28.03.2015, 12:26 ] |
| Předmět příspěvku: | Re: Paleta barev: SAM vs. ULA+ |
suksoft píše: zz_indigo je potreba se bavit o realnych strojich. Ne o necem virtualnim. Proto jsem upozornil ze vzorec kvuli modre barve je jiny. Take se bavime o realnem cipu a o vyvodech a co na nich muzeme realne zmerit. Kazdy kdo ma doma osciloskop nebo jeste lepe nejaky analyzator si toto muze overit. Trosku to pleties len aby si dokazal ze sa mylim. 1.) Je som popisoval matematicky vzorec. A pouzil som standardizovany a nie upraveny aby to vyzeralo dobre. Fakt obrovsky problem. 2.) Tiez som sa obmedzil na digitalnu hodnotu nie analogovu lebo ta je zavysla od pouzitia. Takze si ma vlastne obvinil ze tvrdim blbosti v oblasti kde som vlastne nic nepovedal. suksoft píše: ...vhodny okamzik otevira pruchod signalu.... p.s Viem co su to hodinove domeny. A tiez viem ze niektore riesenia zakaznickych obvodou nevedia strobovat na rozne hrany signalu a kedze cisty invertor ma iste omeskanie tak sa to niekedy sa to da riesit omeskavacou linkou, prepojenym vyustupu z vstupom pola ..... A aj to ze je nieco urobene tak ze dana vec sa stane o presne definovany okamzik je synchronne. lebo dej je zavysli od spustaca. mborik128 píše: zz_indigo, hlavne nepopustit! sila s tebou, to by uz aka hanba bola, priznat svoju evidentnu chybu, ze? Keby bola evidentna. ale nieje. A okrem urazok ste sa nejak nezmohly na nejaky lapidarny dokaz. Teda az na suksofta ktory sa odkazuje na knihu. Ale i tam si mysim ze zamiena ciel zo sposobom jeho dosiahnutia. To co sa vtedy muselo robit jednym sposobom sa dnes da robit viacerymy. Delay linka vs ina casova domena. |
|
| Autor: | danhard [ 28.03.2015, 17:25 ] |
| Předmět příspěvku: | Re: Udělátko na místě čipu ULA |
ULA používá na zz_indigo píše: z00m píše: Ake mapovanie pinov? Ake puzdra? O com zasa tocis? ULA+ sa da napalit do CPLD a po9mocou adapteru prerobit na normalnu ulu. Davnejsie to niekto na nejakom anglickom/nemeckom fore ponukal. ULA+ znamená vložení palety 64 Byte, do jakého CPLD by jsi to chtěl napálit ? |
|
| Autor: | danhard [ 28.03.2015, 17:37 ] |
| Předmět příspěvku: | Re: Paleta barev: SAM vs. ULA+ |
zz_indigo píše: Keby bola evidentna. ale nieje. A okrem urazok ste sa nejak nezmohly na nejaky lapidarny dokaz. Originální ULA používá pro generovaní hor. a vert. rozkladu asynchronní čítače a z nich je vydekódovaný třeba horizontalní sync. pulz. Na videosignálu (pin 17) je vidět po konci H pulzu pěkný 20ns hazard, který nikomu nevadí. Tohle nedělá synchronní design |
|
| Autor: | zz_indigo [ 07.04.2015, 22:06 ] |
| Předmět příspěvku: | Re: Paleta barev: SAM vs. ULA+ |
danhard píše: zz_indigo píše: Keby bola evidentna. ale nieje. A okrem urazok ste sa nejak nezmohly na nejaky lapidarny dokaz. Originální ULA používá pro generovaní hor. a vert. rozkladu asynchronní čítače a z nich je vydekódovaný třeba horizontalní sync. pulz. Na videosignálu (pin 17) je vidět po konci H pulzu pěkný 20ns hazard, který nikomu nevadí. Tohle nedělá synchronní design synchronny != v jednej casovej domene. |
|
| Autor: | danhard [ 09.04.2015, 18:39 ] |
| Předmět příspěvku: | Re: Udělátko na místě čipu ULA |
A to právě v původní implementaci ULA není. Jakmile použiješ v realizaci asynchronní čítače, tak zpoždění jednotlivých výstupů je závislé na délce čítače. Výstup jednoho čítače tvoří hodiny - časovou doménu následujíciho čítače. Pro úplné voly (nechám to na Tobě, jestli se tam také zařadíš |
|
| Autor: | zz_indigo [ 15.04.2015, 11:13 ] |
| Předmět příspěvku: | Re: Udělátko na místě čipu ULA |
danhard píše: A to právě v původní implementaci ULA není. Jakmile použiješ v realizaci asynchronní čítače, tak zpoždění jednotlivých výstupů je závislé na délce čítače. Výstup jednoho čítače tvoří hodiny - časovou doménu následujíciho čítače. Pro úplné voly (nechám to na Tobě, jestli se tam také zařadíš nie citaca ale delicky iked to uz je len kozmeticka. Lenze sa tu hovorilo o synchronnom vs nesynchronnom rieseny. A 7493 pocita synchronne (ma asynchrony reset) ale preto ze je robeny cez delicky. Jeho vystupy niesu jednej casovej domene. Ad posledna veta. Ano citac je to asynchronny lebo nema vstup hodin ktory by synchronizoval vstup/vystup) len vstup pre impulzy. Na druhu stranu jeho reakcia je synchronna z vstupom. Takze rozdiel je v tom ako si zadefinujeme synchronny dizajn. striktna definicia je: vsetko sa deje presne v hrane centralneho zdroja hodin. (rovnaka hodinova domena, iked aj tu je nejaka reakcna doba). Na druhu stranu aj pipelining je synchronny dizajn a jednotlyve stages nemusia byt ovladane tym istym hodinovym signalom ale posunutym (Tak je riesena napr 6502). |
|
| Stránka 2 z 2 | Všechny časy jsou v UTC + 1 hodina [ Letní čas ] |
| Powered by phpBB® Forum Software © phpBB Group http://www.phpbb.com/ |
|